informatica:ae:progetti-verilog-1617
Differenze
Queste sono le differenze tra la revisione selezionata e la versione attuale della pagina.
Entrambe le parti precedenti la revisioneRevisione precedenteProssima revisione | Revisione precedente | ||
informatica:ae:progetti-verilog-1617 [06/03/2017 alle 07:38 (8 anni fa)] – [Arbitro a richieste indipendenti] Marco Danelutto | informatica:ae:progetti-verilog-1617 [17/10/2017 alle 17:03 (8 anni fa)] (versione attuale) – [Assegnamento progetti] Marco Danelutto | ||
---|---|---|---|
Linea 31: | Linea 31: | ||
Il valore restituito è un codice che vale 0 se non ci sono stati errori e uno se invece c'è stato un tipo di errore qualunque. | Il valore restituito è un codice che vale 0 se non ci sono stati errori e uno se invece c'è stato un tipo di errore qualunque. | ||
L' | L' | ||
+ | Le operazioni da considerare per il campo OP sono le quattro operazioni aritmetiche. | ||
===== Modalità di svolgimento e consegna ===== | ===== Modalità di svolgimento e consegna ===== | ||
La realizzazione del progetto richiede i seguenti passi: | La realizzazione del progetto richiede i seguenti passi: | ||
Linea 52: | Linea 53: | ||
^ Studente ^ Progetto ^ stato ^ | ^ Studente ^ Progetto ^ stato ^ | ||
| Antonio Lepore | STACK | Assegnato | | | Antonio Lepore | STACK | Assegnato | | ||
+ | | Lorenzo Pennoni | COPROCESSORE VETTORIALE | Assegnato | | ||
+ | | Andrea Cosci | STACK | Assegnato | | ||
+ | | Alessandro Di Giorgio | COPROCESSORE VETTORIALE | Assegnato | | ||
+ | | Andrea Tosti | MMU | Assegnato | |
informatica/ae/progetti-verilog-1617.1488785934.txt.gz · Ultima modifica: 06/03/2017 alle 07:38 (8 anni fa) da Marco Danelutto